# Tema 2.1. Primeros pasos VHDL

- 1. Introducción al lenguaje VHDL
- 2. Estilos de codificación
- 3. Unidades de diseño en VHDL
  - a. Entity
  - b. Architecture
  - c. Libraries and Packages
  - d. Tipos de objetos: señales

# 2.1.1. VHDL: Introducción

- VHDL es un <u>l</u>enguaje de <u>d</u>escripción de <u>h</u>ardware (HDL)
- Otros lenguajes HDL son: Verilog, ABEL, SystemC, etc.
- VHDL permite modelar circuitos digitales y ser programados en FPGAs
- Desarrollado en 1987 por el departamento de defensa de USA
- Adoptado como estándar por el IEEE: revisiones 1987, 1993, 2000, 2002 y 2008.
- Para saber mas....

http://en.wikipedia.org/wiki/VHDL



# 2.1.1. VHDL: Introducción

# Consideraciones en lineas generales

- 1. Es un lenguaje normalizado (no es un lenguaje propietario), por lo que es compatible con la práctica totalidad de herramientas de diseño disponibles en el mercado.
- 2. NO es sensible a las mayúsculas (NO case-sensitive).
- 3. No es sensible a espacios.
- 4. Es importante incluir comentarios para conseguir mejor comprensión del código ("--").
- 5. Los paréntesis ayudan a una mayor legibilidad del código
- 6. Es un lenguaje fuertemente "tipado".



# 2.1.1. VHDL: Introducción

# Consideraciones en lineas generales

- 7. Toda sentencia termina con ";" (semicolon)
- 8. Los identificadores deben ser autoexplicativos
- 9. Existen palabras reservadas de VHDL
- 10. <u>Si se trata de un diseño complejo, divídelo en bloques más simples.</u>
- 11. Incluir encabezado con información del módulo



#### 1. Comentar el código.

- Para comentar líneas en VHDL usar " -" al principio de cada línea.
- Incluir los comentarios antes del código a comentar.
- Si el comentario es corto, es posible incluirlo al final de la sentencia.

| Código VHDL           | Posibles comentarios                 | ¿Es un buen<br>comentario?                                |
|-----------------------|--------------------------------------|-----------------------------------------------------------|
| Cuenta<=Numero_Cestas | Número de cestas = 5                 | Aporta información<br>sobre el valor inicial de<br>Cuenta |
|                       | Cuenta es igual al número de cestas. | No aporta nada                                            |
|                       | Cuenta<=Numero_Cestas                | Sin comentarios al comentario                             |



#### **¡¡¡BUENAS PRÁCTICAS DE CODIFICACIÓN!!!**

#### 2. Indentar y usar espacios para alinear grupo de código

| No indentado                         | Indentado                                      |
|--------------------------------------|------------------------------------------------|
| If cuenta="100" then                 | <pre>If cuenta="100" then    Cuenta='1';</pre> |
| Cuenta='1'; Else Cuenta='0'; End if; | <pre>Else     Cuenta='0'; End if;</pre>        |



#### 3. Usar nombres descriptivos breves para los identificadores

|                   | No es descriptivo | Sí es descriptivo |
|-------------------|-------------------|-------------------|
| Señal             | c40               | Clock_40MHz       |
| Reloj de<br>40MHZ | r40               | Clk_40MHz         |

#### 4. Convenir un formato para los identificadores (inglés)

| Palabras clave en minúscula                                                                                                                                              | and, end, if, etc                                             |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------|
| Entradas, salidas y señales: - Palabras en minúscula - Solo una letra o iniciales en mayúsculas - Varias palabras:  * Separa palabras con "_"  * Iniciales en mayúsculas | Data A, B, LED  switch_on_LED SwitchOnLED switchOnLed (Camel) |
| Nombre de entidad y arquitectura en minúsculas                                                                                                                           | Entity mux2_nbits architecture behavioral                     |



```
1 -- library declaration
2 library IEEE;
3 use IEEE.std_logic_1164.all; -- basic IEEE library
4 use IEEE.numeric_std.all; -- IEEE library for the unsigned type and
                                -- various arithmetic operators
7 -- WARNING: in general try NOT to use the following libraries
              because they are not IEEE standard libraries
9 -- use IEEE.std_logic_arith.all;
10 -- use IEEE.std_logic_unsigned.all;
11 -- use IEEE.std_logic_signed
12
13 -- entity
14 entity my_ent is
port (A,B,C: in std_logic; out std_logic);
17 end my_ent;
18 -- architecture
19 architecture my_arch of my_ent is
      signal v1, v2 : std_logic_vector (3 downto 0);
                   : unsigned (3 downto 0);
      signal u1
21
      signal i1
                    vinteger;
22
23 begin
      u1 <= "1101";
24
      i1 <= 13;
25
      v1 <= std_logic_vector(u1);
                                                            -- = "1101"
^{26}
      v2 <= std_logic_vector(to_unsigned(i1, v2'length)); -- = "1101"
27
28
29 -- "4" could be used instead of "v2'length", but the "length"
30 -- attribute makes life easier if you want to change the size of v2
31
      F <= NOT (A AND B AND C);
32
33 end my_arch;
```



### Listing 2.7: A short list of VHDL reserved words.

| access | after    | alias    | all      | attribute | block |
|--------|----------|----------|----------|-----------|-------|
| body   | buffer   | bus      | constant | exit      | file  |
| for    | function | generic  | group    | in        | is    |
| label  | loop     | mod      | new      | next      | null  |
| of     | on       | open     | out      | range     | rem   |
| return | signal   | shared   | then     | to        | type  |
| until  | use      | variable | wait     | while     | with  |
|        |          |          |          |           |       |



# ENTITY

- > VHDL emplea un enfoque de "caja negra" o "diagrama de bloques"
- Ventajas:
  - El diagrama del circuito es más fácil de entender
  - Cada bloque del diagrama es reutilizable en otro circuito
- > Mas tarde se detallan los elementos dentro del bloque
- Un bloque se corresponde con la entidad (Entity)
- ➤ La descripción del comportamiento/contenido del bloque se corresponde con la arquitectura (*Architecture*).





- Describe el interfaz entre el módulo y el exterior (u otro módulo)
- Debe incluir:
  - **Nombre** de la *Entity*
  - Nombre de los **Port**
  - **Modo** del *Port*:
    - In
    - Out
    - Inout

- **Tipo**: establece el tipo de dato para los "ports"



# **ENTITY**



# ARCHITECTURE

Describe el comportamiento que debe tener el circuito.

 Para una misma entidad pueden describirse distintas arquitecturas equivalentes



### ARCHITECTURE

Comprende dos zonas:

- ☐ Descripción de elementos : señales, constantes, otros módulos, etc
- Descripción del comportamiento que debe tener el circuito, elementos que lo formarán.

```
architecture behavioral of Modulo is
-- zona de declaraciones
begin
-- Cuerpo de la arquitectura
end behavioral;
```



### ARCHITECTURE

- El estilo de la descripción de la arquitectura influye en el sintetizador
- Existen tres técnicas para modelar una arquitectura:
  - Data-flow or RTL model
  - Behavioral model
  - Structural model

Son los que usaremos

• Es habitual combinar varias técnicas de modelado



# ARCHITECTURE

| Estructural                                                                                             | Comportamental                                    |  |
|---------------------------------------------------------------------------------------------------------|---------------------------------------------------|--|
| Codificación de bajo nivel (esquematicos)                                                               | Codificación de mayor nivel                       |  |
| Instanciación de otros bloques: primitivas o módulos                                                    | Estructuras de programación: bucle, if, case, etc |  |
| Requiere mucho tiempo de diseño                                                                         | Menor tiempo de diseño                            |  |
| Interesante para modelar el módulo<br>de mayor jerarquía en un diseño<br>constituido por varios bloques |                                                   |  |



TOP\_Module



# Architecture TOP (Estructural)

Entity 01

Archit. (Behavioral)

Module\_01

Entity 02

Archit. (Behavioral)

Module\_02

Entity n

Archit. N (Behavioral)

Module\_n

# Libraries and Packages

Una biblioteca (*library*) es un conjunto de *packages* que contienen a su vez definiciones de tipos de datos, funciones, componentes, etc.

Las *libraries* y los *packages* pueden ser creados por el usuario, ofrecidas por terceras compañías o establecidas por el IEEE (librerías estándar).

- 1 library ieee;
  2 use ieee.std\_logic\_1164.all;
- <u>Línea 1</u>: Invoca a una *library* llamada "ieee"
- <u>Línea 2</u>: la palabras use y all hacen el package std\_logic\_1164 visible al completo a las unidades de diseño. Este package es necesario si se quieren utilizar los tipos de datos std\_logic y std\_logic\_vector.



# Libraries and Packages

```
1 -- library declaration
2 library IEEE;
3 use IEEE.std_logic_1164.all; -- basic IEEE library
4 use IEEE.numeric_std.all; -- IEEE library for the unsigned type and
5 -- various arithmetic operators
6
7 -- WARNING: in general try NOT to use the following libraries
8 -- because they are not IEEE standard libraries
9 -- use IEEE.std_logic_arith.all;
10 -- use IEEE.std_logic_unsigned.all;
11 -- use IEEE.std_logic_signed
```

#### Libraries implícitas

- "work" es la "*library*" donde se compila el diseño → Ver en ISEWebpack
- "std" es una "library" siempre visible → No es necesario invocarlas explicitamente (incluye tipo "bit").



# Tipos de Objetos: señales

Tipo de objeto que más se usa en VHDL ☐ Son el principal método para mover información dentro de la FPGA. Se declaran dentro de una arquitectura, no se "conectan" con el exterior  $\rightarrow$  No se declaran en la entidad Tras la síntesis las señales se convierten en "cables". ☐ VHDL es fuertemente tipado, cada señal debe ser declarada como de un determinado tipo antes de ser usada. (p.e.: std logic)



# Tipos de Objetos: señales

```
signal X,Y: std_logic:='0';
Palabra clave Lista de nombres Tipo de dato Valor inicial
```

```
architecture Behavioral of prueba is
    signal X,Y: std_logic;
begin
end Behavioral;
```



# Tipos de Objetos: señales

```
-- entity
F3 = \overline{L} \cdot \overline{M} \cdot N + L \cdot M
                                 entity my ckt f3 is
                                 port ( L,M,N : in std_logic;
                                         F3 : out std logic);
                                 end my_ckt_f3;
                                 -- architecture
          my_ckt_f3
                                 architecture f3_2 of my_ckt_f3 is
                                 begin
                               F3 \le ((NOT L)AND(NOT M)AND N)OR(L AND M);
-- entity
                                 end f3 2;
entity my_ckt_f3 is
port ( L,M,N : in std_logic;
       F3 : out std_logic);
end my_ckt_f3;
-- architecture
architecture f3_1 of my_ckt_f3 is
    signal A1, A2 : std_logic; -- intermediate signals
begin
    A1 \leftarrow ((NOT L) AND (NOT M) AND N)
    A2 \le L AND M;
    F3 <= A1 OR A2;
end f3_1;
```

# Tipos de Objetos: señales



# 2.1. VHDL: Bibliografía

- Free range VHDL. Bryan Mealy, Fabrizio Tappero. (Creative Commons). <a href="http://www.freerangefactory.org">http://www.freerangefactory.org</a> (Mayo 2013)
- VHDL 101. William Kafig. Editorial Elsevier. 2011

